|
|
|
 |
 |
| |
 |
Á¦ ¸ñ :
[Áö¸à½º] ¿£ºñµð¾Æ¿Í Çù·ÂÇØ Á¶ ´ÜÀ§ ¼öÁØÀÇ AIĨ °ËÁõ°¡¼ÓÈ ±â¼ú Á¦°ø |
 |
ÀÛ¼ºÀÚ :
|
µî·ÏÀÏ : 2026-04-06 ¿ÀÀü 9:36:20 |
|
|
 |
 |
 |

Áö¸à½º µðÁöÅÐ Àδõ½ºÆ®¸® ¼ÒÇÁÆ®¿þ¾î, Áö¸à½º EDA »ç¾÷ºÎ´Â ¿À´Ã, ¿£ºñµð¾Æ(NVIDIA)¿Í Çù·ÂÀ» ÅëÇØ, Áö¸à½ºÀÇ Çϵå¿þ¾î °¡¼Ó °ËÁõ ½Ã½ºÅÛÀÎ º§·Îü(Veloce¢â) proFPGA CS¿Í ¿£ºñµð¾Æ ¼º´É ÃÖÀûÈ Ä¨ ¾ÆÅ°ÅØÃ³¸¦ »ç¿ëÇÏ¿©, ¹ÝµµÃ¼ ¼³°èÀÚ¿Í ½Ã½ºÅÛ ¾ÆÅ°ÅØÆ®µéÀÌ ÃÖÃÊ ½Ç¸®ÄÜ ¾ç»ê ÀÌÀü¿¡ ¼öÁ¶ ´ÜÀ§ÀÇ °ËÁõ »çÀÌŬÀ» ½ÇÇà ¹× Ä¸Ã³ÇÔÀ¸·Î½á ´õ¿í ÃÖÀûÈµÈ ¼³°è¸¦ ±¸ÇöÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇϰí ÀÖ´Ù°í ¹ßÇ¥Çß´Ù.
¾ç»ç´Â ¿À·£ Àü·«Àû ÆÄÆ®³Ê½ÊÀÇ ÀÏȯÀ¸·Î, Siemens Veloce proFPGA CSÀÇ È®Àå °¡´ÉÇÏ°í ¼º´É ÃÖÀûÈµÈ Çϵå¿þ¾î ¾ÆÅ°ÅØÃ³¿Í ¿£ºñµð¾ÆÀÇ ¼º´É ÃÖÀûÈ Ä¨ ¾ÆÅ°ÅØÃ³(performance-optimized chip architecture)¸¦ °áÇÕÇÏ¿©, ´Ü ¸çÄ¥ ¸¸¿¡ ¼ö½ÊÁ¶(trillions) »çÀÌŬÀ» ĸóÇÏ´Â µ¥ ¼º°øÇÑ °ÍÀ¸·Î, ÀÌ´Â ±âÁ¸¿¡´Â ºÒ°¡´ÉÇÏ´Ù°í ¿©°ÜÁ³´ø °úÁ¦¸¦ ¸¶Ä§³» ½ÇÇöÇÑ ¼º°úÀÌ´Ù.
Áö¸à½º µðÁöÅÐ Àδõ½ºÆ®¸® ¼ÒÇÁÆ®¿þ¾î(Siemens Digital Industries Software) Àå ¸¶¸® ºê·ç³×(Jean Marie Brunet) Çϵå¿þ¾î °¡¼Ó °ËÁõ ºÎ¹® ¼ö¼® ºÎ»çÀå °â ÃѰý Ã¥ÀÓÀÚ´Â ¡°¿£ºñµð¾Æ¿Í Áö¸à½º´Â ´Ù¾çÇÑ ºÐ¾ß¿¡¼ Çù·ÂÇϰí ÀÖÀ¸¸ç, ÃÖ±Ù¿¡´Â °íµµ·Î º¹ÀâÇÑ AI/ML SoC°¡ ¿ä±¸ÇÏ´Â °ËÁõ ¿ä°Ç¿¡ ´ëÀÀÇϱâ À§ÇØ Çϵå¿þ¾î °¡¼Ó °ËÁõ ¹æ¹ý·Ð°ú FPGA ±â¹Ý ÇÁ·ÎÅäŸÀÌÇÎ ¹ßÀü¿¡ ƯÈ÷ ÁÖ·ÂÇϰí ÀÖ´Ù"¶ó°í ¸»Çϸç, "Áö¸à½ºÀÇ Veloce proFPGA CS´Â °íµµ·Î À¯¿¬Çϰí È®Àå °¡´ÉÇÑ Çϵå¿þ¾î ¾ÆÅ°ÅØÃ³¿Í Á÷°üÀûÀÎ ±¸Çö¡¤µð¹ö±× ¼ÒÇÁÆ®¿þ¾î Ç÷ο츦 °áÇÕÇÏ¿© ÀÌ·¯ÇÑ °úÁ¦¸¦ ÇØ°áÇϸç, ´ÜÀÏ FPGA IP °ËÁõºÎÅÍ ¼ö½Ê¾ï °ÔÀÌÆ® ±Ô¸ðÀÇ Ä¨·¿ ¼³°è¿¡ À̸£±â±îÁö °í°´ÀÌ ¾ðÁ¦³ª ÃÖÀûÀÇ ¼Ö·ç¼ÇÀ» Ȱ¿ëÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÑ´Ù"¶ó°í ¸»Çß´Ù.
|
|
 |
 |
| µ¡±Û¾²±â |
 |
|
|
|
|
|
|
|
|
|
|